之前我们在参加AMD Zen5技术日活动时,分享了一些Zen5的架构设计特点。不过与以往不同的是,当时发布的信息相对较少,并没有深入到架构的底层细节,也没有进行Zen4的全面对比。
近期,AMD更新了有关Zen5架构的技术文档,终于揭示了许多我们期待的详细信息。这些信息涵盖了不同微架构模块的具体变化,比较了桌面和移动平台的异同,以及Zen5和Zen5c的新理念。此外,文档还介绍了同样升级的RDNA 3.5 GPU和XDNA 2 NPU。
任何工作都需要设定目标,CPU架构设计同样如此。
Zen5的目标非常明确,核心在于持续显著提升单核和双核性能,为未来的发展打下新的基础。同时,它实现了全功率的AVX-512支持,并支持可配置的256512位浮点数据路径,这将大大增强AI的能力。
令人遗憾的是,Intel的第12代酷睿处理器采用了异构混合架构,但其E核不支持AVX-512,因此整体功能不得不作出妥协。
Zen5还有一个重要的任务,那就是进一步推广紧凑版核心,即Zen5c,涵盖移动端和服务器端。
上一代已经推出了Zen4和Zen4c,尤其在数据中心领域表现突出,但在移动端则相对低调,只是进行了小规模的尝试。这一次,它们将大规模推广。
不过,AMD明确表明Zen5c这种设计不会用于桌面端,原因稍后再说明。
此外,Zen5的主要任务还包括提供更灵活、更高的能效,支持43nm工艺,并增强ISA指令集。